會員登陸
帳號:

密碼:

記住我



忘記密碼?

現在註冊!
網站導航
最新下載
訪問統計 (自2012/5/3)


正在流覽:   1 名訪客





24系列使用Open-Drain輸出,外部上拉電阻所接的電壓最大是多少?
中級會員
註冊日期:
2015/05/27 22:04
所屬群組:
註冊會員
文章: 42
等級: 5; EXP: 27
HP : 0 / 106
MP : 14 / 751
離線
device=24FJ128GB202,設計吃的VDD=+3.3V
請教一下。RA3若只用做digital output,而且設定為open-drain,那麼外部上拉電阻所接電壓,可以用5V嗎?

之所以有這個疑問,是因為規格書

規格DS30005009C-page174
Table11-2, PORTA<3:0> 容許VDD.

但是
11.1.2 OPEN-DRAIN CONFIG.
The maximum open-drain voltage allowed is the same as the maximum VIH specification.

Table33-8 I/O PIN INPUT SPEC.寫的是
digital only +5.5V (D120 for ST; D121 for TTL)

Table1-3 RA3 分類為 ST.

單看Table11-2, RA3容許VDD,
11.1.2, Table33-8, Table1-3, 似乎是 +5.5V

8月11日 10:10:58

AdamSyu 於 2017年08月14日 11:45:51
轉換PDF檔 列印


Re: 24系列使用Open-Drain輸出,外部上拉電阻所接的電壓最大是多少?
資深會員
註冊日期:
2010/06/30 16:18
來自 CAE, Microchip Technology Inc.
所屬群組:
站務管理者
註冊會員
文章: 1546
等級: 33; EXP: 43
HP : 162 / 810
MP : 515 / 17334
離線
根據Datasheet說明,
確實有灰色地帶,
內部討論後, 建議使用具有5.5V tolerant的Pin腳,
會比較安全..

8月14日 11:47:42
轉換PDF檔 列印


Re: 24系列使用Open-Drain輸出,外部上拉電阻所接的電壓最大是多少?
中級會員
註冊日期:
2015/05/27 22:04
所屬群組:
註冊會員
文章: 42
等級: 5; EXP: 27
HP : 0 / 106
MP : 14 / 751
離線
引用:

AdamSyu 寫道:
根據Datasheet說明,
確實有灰色地帶,
內部討論後, 建議使用具有5.5V tolerant的Pin腳,
會比較安全..

謝謝你的說明。
我自己用24FJ64GB002測試,如果用RA3,open-drain,
外部接10k電阻到+5V,結果實際測量,High電壓約+4V.
用RB5,open-drain,外部接10k電阻到+5V,結果實際測量,High電壓約+5V.
(用示波器量到的).
恰巧原本設計RA3,RB5都是輸出腳.一個接到某IC的輸入腳(電源3.3v),另一個期望High約為+5V。所以我就把RA3改為一般輸出(非open-drain); RB5為open-drain輸出。

8月14日 23:07:19
轉換PDF檔 列印






無法在此發表文章
可以在此觀看文章
無法回覆文章
無法編輯自己的文章
無法刪除自己的文章
無法發起投票調查
無法在此投票
無法上傳附加檔案
無法不經審核直接發表文章

[進階搜尋]


搜尋
線上教學影片
網頁捷徑
2017 Summer Elite 報名
教育訓練
其它網站連結
電話: 02-25000405
產品技術問題產品技術支援專線:0800-717718 台北02-25088600 新竹03-5778366 Ext. 8600 高雄07-2137830 MicrochipDIRECT 專線: 07-2137830
Powered by XOOPS © 2001-2012 The XOOPS Project